Document
拖动滑块完成拼图
专利交易 商标交易 积分商城 国际服务 IP管家助手 科技果 科技人才 会员权益 需求市场 关于龙图腾 更多
 /  免费注册
到顶部 到底部
清空 搜索
最新专利技术
  • 本发明涉及半导体器件技术领域,公开了一种具有复合沟槽终端结构的双向可控硅及其制备方法,该双向可控硅包括:N‑型硅衬底;两个P型基区,用于与N‑型硅衬底共同形成器件内的平面PN结;N+型发射区,开设于P型基区远离N‑型硅衬底的一侧;若干复合沟...
  • 本申请公开了一种半导体器件及制造方法、功率模块、功率转换电路和车辆。该制造方法包括:提供半导体本体,包括相对设置的第一表面和第二表面;在半导体本体形成阱区和第一区域,第一区域位于第一表面,阱区位于第一区域远离第一表面的一侧;在第一表面形成栅...
  • 本发明公开了一种GaN基HEMT器件及其制备方法,所述制备方法包括以下步骤:提供生长衬底;在生长衬底上制备二维绝缘材料层;在二维绝缘材料层上基于范德华外延生长制备GaN基外延结构,所述GaN基外延结构包括依次层叠于二维绝缘材料层上的沟道层和...
  • 本申请实施例公开了一种HEMT器件的钝化层刻蚀方法及HEMT器件,方法包括:提供具有钝化层的功能层;在钝化层表面上形成牺牲层,在牺牲层表面上形成开口;在逐渐升高的第一温度下,对在开口中露出的钝化层表面进行等离子体干法刻蚀,形成底部位于钝化层...
  • 本公开提供了一种晶体管及其制备方法,属于电力电子领域。该晶体管包括:衬底、硅缓冲层和外延层,所述硅缓冲层和所述外延层依次层叠在所述衬底上,所述硅缓冲层具有点缺陷。本公开实施例能改善衬底与外延层之间因为晶格失配或热失配而导致的位错缺陷,提升晶...
  • 本公开提供了一种改善电流坍塌的晶体管及其制备方法,属于电力电子领域。该晶体管包括:衬底、缓冲层、阻漏层和异质结,所述缓冲层、所述阻漏层和所述异质结依次层叠在所述衬底上;所述阻漏层包括掺杂铁性材料的半导体层。本公开实施例能改善缓冲层捕获电子形...
  • 本公开提供了一种多沟道晶体管及其制备方法,属于电力电子领域。该多沟道晶体管包括:外延层、绝缘层、栅电极、源电极和漏电极;所述外延层包括多个层叠的异质结,所述外延层的顶面具有至少贯穿一个所述异质结的凹槽;所述源电极和所述漏电极位于所述外延层上...
  • 本发明涉及半导体技术领域,具体涉及肖特基和欧姆混合漏极增强型GaN高电子迁移率晶体管,金属源极、金属栅极、P‑GaN区、第一肖特基漏极、欧姆漏极、第二肖特基漏极、AlGaN势垒层、GaN沟道层、AlGaN缓冲层、AlN成核层和衬底层,第一肖...
  • 本发明属于半导体器件技术领域,针对现有的宽禁带晶体管容易发生单粒子烧毁的问题,本发明公开了一种深源极刻蚀宽禁带晶体管及其制备方法,该深源极刻蚀宽禁带晶体管包括基础组件,基础组件的上表面两端分别设置有源极和漏极,源极和漏极之间设置有栅极,源极...
  • 本发明属于功率半导体技术领域,涉及一种具有PIN结控制栅源桥的GaN HEMT器件及其制备方法。本发明主要特征为,相比传统肖特基p‑GaN栅,PIN结栅降低栅极表面电场,抑制栅极泄漏电流,大大提升器件的栅极击穿电压。同时,引入PIN结控制栅...
  • 本发明属于半导体技术领域,涉及一种具有可调阈值电压结构的GaN HEMT器件。本发明中器件在栅极引入PNP三极管结构,其中N端引出电极作为阈值控制电极,最顶层的P端引出电极作为栅极。整个器件的栅极电压必须要超过阈值控制电极电压加上顶部PN结...
  • 本发明涉及半导体器件技术领域,提供一种铁电晶体管及其制备方法和应用,本铁电晶体管的制备方法如下:先在衬底上形成半导体层,经光刻工艺完成图形化与刻蚀后,将其在预设温度下热氧化,使半导体层原位转化为铁电层,形成二者异质结构;随后光刻曝光源漏极图...
  • 本发明公开了一种突触器件及其制备方法,所述突触器件包括:绝缘衬底;第一电极层,位于所述绝缘衬底上;二维铁电介质层,位于部分所述第一电极层上;二维半导体层,所述二维半导体层至少覆盖部分所述二维铁电介质层,且所述二维半导体层覆盖二维铁电介质层一...
  • 本发明涉及晶体管技术领域,具体涉及一种MOSFET器件,其包括半导体衬底和栅极;所述半导体衬底包括有源区;所述栅极位于所述半导体衬底的一侧,所述栅极包括第一条状子栅、第二条状子栅和栅块,所述第一条状子栅的一端与所述第二条状子栅连接形成拐角,...
  • 本发明公开一种基于氮化铝钪,氮化铝,氮化铝钪多层结构的铁电薄膜晶体管及其制备方法,涉及半导体器件与铁电存储器领域。该基于氮化铝钪,氮化铝,氮化铝钪多层结构的铁电薄膜晶体管,包括多层铁电栅堆栈结构和与所述多层铁电栅堆栈结构相配合的沟道层,所述...
  • 本申请提供了一种半导体晶体管及其制备方法、芯片和电子设备,涉及半导体技术领域,旨在提升器件的耐压能力,降低击穿风险。该半导体晶体管包括衬底、漂移层、源极、漏极、第一场板和第二场板,漂移层设置于衬底上,漂移层包括远离衬底一侧的第一表面,以及设...
  • 本发明提供了一种抗辐射横向集成功率半导体器件,包括:P型衬底、N型外延区和第一N型掺杂区,第二N型掺杂区、第三N型掺杂区、第四N型掺杂区、第一P型掺杂区和第二P型掺杂区;第一介质层和第二介质层,所述第一介质层设于器件的有源区表面,所述第二介...
  • 本发明提供了一种屏蔽栅沟槽型晶体管、其制造方法及版图,在第一沟槽中形成控制栅结构,在第二沟槽中形成屏蔽栅结构,第一沟槽围绕对应的第二沟槽,在半导体衬底的延伸方向上,第一沟槽呈正六边形并且第二沟槽位于第一沟槽的中心。即,形成了正六边形的控制栅...
  • 本公开实施例提供一种半导体器件及电子设备,涉及功率半导体器件技术领域,用于抑制辐射效应对半导体器件的影响。该半导体器件包括衬底、第一、第二外延层、两个第一阱区、掺杂结构、屏蔽层、电流扩展层、两个栅极、两个介质层、源极层、漏极层。第一、第二外...
  • 本发明涉及半导体技术领域,公开了用于多功能存储和逻辑计算的双栅二维晶体管,包括衬底、浮栅层、隧穿层、沟道层、顶栅绝缘层、底栅电极、顶栅电极、源电极和漏电极;所述衬底为N型单抛氧化硅片,所述浮栅层为石墨烯层,所述隧穿层为六方氮化硼层,所述沟道...
技术分类