南方电网科学研究院有限责任公司;浙江大学匡晓云获国家专利权
买专利卖专利找龙图腾,真高效! 查专利查商标用IPTOP,全免费!专利年费监控用IP管家,真方便!
龙图腾网获悉南方电网科学研究院有限责任公司;浙江大学申请的专利一种SOC芯片IP时钟在DFT中的处理方法获国家发明授权专利权,本发明授权专利权由国家知识产权局授予,授权公告号为:CN113641212B 。
龙图腾网通过国家知识产权局官网在2026-05-01发布的发明授权授权公告中获悉:该发明授权的专利申请号/专利号为:202110755468.1,技术领域涉及:G06F1/12;该发明授权一种SOC芯片IP时钟在DFT中的处理方法是由匡晓云;杨祎巍;黄开天设计研发完成,并于2021-07-05向国家知识产权局提交的专利申请。
本一种SOC芯片IP时钟在DFT中的处理方法在说明书摘要公布了:本发明涉及电力终端芯片领域,具体为一种SOC芯片IP时钟在DFT中的处理方法,包括有全面设置,逻辑处理办法,综合性测试与IP时钟嵌入DFT;第一步,对整个SOC芯片内部进行设置,随后通过IP时钟内部的时间对应至SOC芯片的内部进行记录并扫描SOC芯片内部的状态发送至外部进行记录;第二步,将整个SOC内部运算条件进行记录,通过外部控制器将运算条件修改至已有条件,与外部运算条件相结合,将运算结果进行输出,进行扫描,传至下一步综合性测试;第三步,SOC芯片与IP时钟相结合进行逆运算,通过根据芯片不同的应用,通过动态管理芯片内部各个子模块的时钟源供给和系统和的工作频率,从而降低芯片的整体功耗,通过软件间隔的对WATCHDOG进行服务。
本发明授权一种SOC芯片IP时钟在DFT中的处理方法在权利要求书中公布了:1.一种SOC芯片IP时钟在DFT中的处理方法,包括有全面设置,逻辑处理办法,综合性测试与IP时钟嵌入DFT; 第一步,全面设置,对整个SOC芯片内部进行设置,随后通过IP时钟内部的时间对应至SOC芯片的内部进行记录并扫描SOC芯片内部的状态发送至外部进行记录; 第二步,逻辑处理办法,将整个SOC芯片内部运算条件进行记录,通过外部控制器将运算条件修改至已有条件与外部运算条件相结合,将运算结果进行输出,进行扫描; 第三步,综合性测试,SOC芯片与IP时钟相结合进行逆运算,通过根据芯片不同的应用,通过动态管理芯片内部各个子模块的时钟源供给和系统的工作频率,从而降低芯片的整体功耗,防止系统失败的一种保证措施,通过软件间隔的对WATCHDOG进行服务,保证系统工作正常; 第四步,IP时钟嵌入DFT,通过RAM与ROM的作用,将IP时钟与DFT相结合,通过外围IP,将IP时钟的信息发送至DFT的内部,使得DFT与IP时钟相同步; IP时钟内部DDR芯片利用时钟上升沿与下降沿均传输数据,通过SOC芯片内部的传送请求,由外设向DMA控制器提出发送信号的请求,随后向CPU申请总线,利用系统总线来完成外设和存储器间的数据传送,SOC芯片内部所产生的数据发送至外部RAM的内部,进行储存,随后通过DMA控制器进行数据传输,SOC芯片内与其他电路进行连接,借助EDA中的布局布线工具,生成SOC芯片内部电路图,并发送至ROM的内部,进行储存,通过AD采集完成后通过中断触发DMA控制器完成AD采样,随后通过IP时钟将信号时间与SOC芯片内部时间进行同步处理。
如需购买、转让、实施、许可或投资类似专利技术,可联系本专利的申请人或专利权人南方电网科学研究院有限责任公司;浙江大学,其通讯地址为:510663 广东省广州市萝岗区科学城科翔路11号J1栋3、4、5楼及J3栋3楼;或者联系龙图腾网官方客服,联系龙图腾网可拨打电话0551-65771310或微信搜索“龙图腾网”。
以上内容由龙图腾AI智能生成。
1、本报告根据公开、合法渠道获得相关数据和信息,力求客观、公正,但并不保证数据的最终完整性和准确性。
2、报告中的分析和结论仅反映本公司于发布本报告当日的职业理解,仅供参考使用,不能作为本公司承担任何法律责任的依据或者凭证。

皖公网安备 34010402703815号
请提出您的宝贵建议,有机会获取IP积分或其他奖励