Document
拖动滑块完成拼图
个人中心

预订订单
商城订单
发布专利 发布成果 人才入驻 发布商标 发布需求

请提出您的宝贵建议,有机会获取IP积分或其他奖励

投诉建议

在线咨询

联系我们

龙图腾公众号
专利交易 商标交易 积分商城 国际服务 IP管家助手 科技果 科技人才 会员权益 需求市场 关于龙图腾 更多
 /  免费注册
到顶部 到底部
清空 搜索
当前位置 : 首页 > 专利喜报 > 中国人民解放军国防科技大学赖明澈获国家专利权

中国人民解放军国防科技大学赖明澈获国家专利权

买专利卖专利找龙图腾,真高效! 查专利查商标用IPTOP,全免费!专利年费监控用IP管家,真方便!

龙图腾网获悉中国人民解放军国防科技大学申请的专利FPGA全局复位同步电路、芯片、验证仿真系统及方法获国家发明授权专利权,本发明授权专利权由国家知识产权局授予,授权公告号为:CN115543051B

龙图腾网通过国家知识产权局官网在2026-04-14发布的发明授权授权公告中获悉:该发明授权的专利申请号/专利号为:202211123132.4,技术领域涉及:G06F1/24;该发明授权FPGA全局复位同步电路、芯片、验证仿真系统及方法是由赖明澈;赵言亢;黎渊;齐星云;王强;熊泽宇;孙岩;张建民;欧洋;陆平静;董德尊;徐金波;罗章;王子聪;吴利舟设计研发完成,并于2022-09-15向国家知识产权局提交的专利申请。

FPGA全局复位同步电路、芯片、验证仿真系统及方法在说明书摘要公布了:本发明公开了一种FPGA全局复位同步电路、芯片、验证仿真系统及方法,本发明FPGA全局复位同步电路包括时钟信号通道和复位信号通道,所述时钟信号通道包括滤波器和倍频器,用于针对输入的第一时钟信号通过滤波器滤波、倍频器倍频后产生第二时钟信号使得第二时钟信号的频率为第一时钟信号的整数倍,并将第二时钟信号输出以用于为FPGA芯片中的用户逻辑提供时钟信号;所述复位信号通道包括跨时钟域传输电路,用于针对输入的复位信号经过跨时钟域传输电路后输出以用于为FPGA芯片中的用户逻辑提供全局的复位信号。本发明不依赖于FPGA的距离以及信号线长度,尤其适用于在使用FPGA进行芯片的验证和仿真时大批量FPGA的时钟复位同步。

本发明授权FPGA全局复位同步电路、芯片、验证仿真系统及方法在权利要求书中公布了:1.一种基于快慢时钟的FPGA全局复位同步电路,其特征在于,包括时钟信号通道和复位信号通道,所述时钟信号通道包括滤波器和倍频器,用于针对输入的第一时钟信号通过滤波器滤波、倍频器倍频后产生第二时钟信号使得第二时钟信号的频率为第一时钟信号的整数倍,并将第二时钟信号输出以用于为FPGA芯片中的用户逻辑提供时钟信号;所述复位信号通道包括跨时钟域传输电路,用于针对输入的复位信号经过跨时钟域传输电路后输出以用于为FPGA芯片中的用户逻辑提供全局的复位信号;所述跨时钟域传输电路包括依次级联的第一寄存器、第二寄存器、第三寄存器和第四寄存器共四个寄存器,其中第一寄存器和第二寄存器使用第一时钟信号,第三寄存器和第四寄存器使用第二时钟信号,所述第一寄存器作为FPGA芯片的复位寄存器,用于在第一时钟信号的上升沿采样来自复位信号传输网络的复位信号并传输到第二寄存器;所述第二寄存器用于在第一时钟信号的上升沿采样第一寄存器传输的复位信号并传输到第三寄存器,以在第一寄存器采样出现亚稳态时防止亚稳态信号继续向后传输并增强信号稳定性;所述第三寄存器用于在第二时钟信号的上升沿采样第二寄存器传输的复位信号并传输到第四寄存器;所述第四寄存器用于在第二时钟信号的上升沿采样第三寄存器传输的复位信号并传输到用户逻辑作为全局复位信号,以在第三寄存器采样出现亚稳态时防止亚稳态信号继续向后传输并增强信号稳定性;所述第二时钟信号的上升沿比第一时钟信号的上升沿延后时间Δt,且时间Δt满足下述约束: Δt≥tcqd+tsetup 其中,tcqd为跨时钟域传输电路中从第二寄存器的时钟上升沿到复位信号传播到第三寄存器的输入端的时间差,tsetup为跨时钟域传输电路中第三寄存器的建立时间。

如需购买、转让、实施、许可或投资类似专利技术,可联系本专利的申请人或专利权人中国人民解放军国防科技大学,其通讯地址为:410073 湖南省长沙市开福区砚瓦池正街47号;或者联系龙图腾网官方客服,联系龙图腾网可拨打电话0551-65771310或微信搜索“龙图腾网”。

以上内容由龙图腾AI智能生成。

免责声明
1、本报告根据公开、合法渠道获得相关数据和信息,力求客观、公正,但并不保证数据的最终完整性和准确性。
2、报告中的分析和结论仅反映本公司于发布本报告当日的职业理解,仅供参考使用,不能作为本公司承担任何法律责任的依据或者凭证。